聯(lián)系我們

電源電路設(shè)計(jì)的10個(gè)注意事項(xiàng)

網(wǎng)站首頁 » 新聞 » 公司動態(tài) » 電源電路設(shè)計(jì)的10個(gè)注意事項(xiàng)

電源電路設(shè)計(jì)的10個(gè)注意事項(xiàng)

電源電路設(shè)計(jì)

電源適配器電路設(shè)計(jì)時(shí)一般需要注意以下事項(xiàng):

1.網(wǎng)絡(luò)連通性,在原理圖設(shè)計(jì)完成后需要對網(wǎng)絡(luò)連通性做細(xì)致檢查,防止因?yàn)闀鴮憜栴}導(dǎo)致的網(wǎng)絡(luò)未連通情況,比如說PWR_IN與PWR-IN,可能在原理圖中不明顯,但卻是不同的網(wǎng)絡(luò)。
2.芯片電源適配器退耦問題,在放置電源適配器退耦電容時(shí),應(yīng)注意退耦電容的擺放位置,在數(shù)字電路設(shè)計(jì)中,退耦電容應(yīng)盡可能靠近IC放置,電源適配器應(yīng)先經(jīng)過電容后到達(dá)IC,以使退耦電容發(fā)揮最大的效果。在多層設(shè)計(jì)中,應(yīng)盡可能使電容和IC在同一面,避免電容經(jīng)過孔連接到IC。
3.數(shù)字電路與模擬電路盡可能分開,數(shù)字電路在工作時(shí),陡峭的電平變化會產(chǎn)生很大的電流,在電源適配器內(nèi)阻比較大的情況下造成電源適配器電平的波動,嚴(yán)重情況下會引起邏輯電平識別錯(cuò)誤,尤其是對模擬電路的干擾影響不能忽略,所以盡可能把兩部分分開處理。
4.電源適配器回路問題,電源適配器與地連接的回路盡可能平行走線,避免繞大圈引起天線效應(yīng),有助于提高系統(tǒng)的EMC水平。
5.元器件擺放問題,元件擺放最好以一定的間距,設(shè)定好默認(rèn)柵格,可以使電路板設(shè)計(jì)更加整齊,合適的間距也有利于電路板的焊接和調(diào)試維修。
6.電源適配器濾波電容的選擇,在工頻下,可以盡可能選擇容量較大的電解電容器,而在DCDC電路中,根據(jù)電源適配器工作頻率,1M頻率下可以選擇0.1-10uF貼片電容,頻率越高,選擇電容容值越小,大的電容由于等效電感的存在,在造成效率低下的情況,甚至產(chǎn)生振蕩,加劇電源適配器的紋波。
7.在允許情況下,外部接口盡可能增加TVS作保護(hù),以免其他原因?qū)е碌拇箅娏鞲唠妷捍耄瑩p壞核心電路。
8.在樣機(jī)調(diào)試階段,盡可能增加LED指示,盡可能增加測試點(diǎn),對不于使用的GPIO口,也盡可能通過測試點(diǎn)引出,特別是對于BGA封裝等難以通過飛線引出的網(wǎng)絡(luò),同時(shí)引出網(wǎng)絡(luò)盡可能增加電阻或排阻進(jìn)行隔離,可以有效避免因?yàn)榫W(wǎng)絡(luò)錯(cuò)誤導(dǎo)致的電路無法工作而又重新打樣來不及的情況。
9.各個(gè)功能模塊的電源適配器最好通過0R電阻進(jìn)行分開,在攝像機(jī)電源適配器調(diào)試過程中發(fā)生大電流可以有效地進(jìn)行排查。同時(shí)可以監(jiān)測各個(gè)功能模塊的工作電流情況,及時(shí)定位功能模塊工作的正?;虍惓?。
10.電路設(shè)計(jì)最好分層次設(shè)計(jì),各模塊之間采用接口連接,方便各個(gè)功能模塊的調(diào)試。

電源適配器

抑制電磁干擾的措施
中國的IC行業(yè)水平
9v電源適配器電路原理圖
幾款電源適配器(充電器)紋波對比
如何計(jì)算電源適配器的功率


文章轉(zhuǎn)載自網(wǎng)絡(luò),如有侵權(quán),請聯(lián)系刪除。
| 發(fā)布時(shí)間:2018.10.27    來源:電源適配器廠家
上一個(gè):電源適配器DC-DC開關(guān)變換器下一個(gè):電源PCB設(shè)計(jì)中的常見錯(cuò)誤

東莞市玖琪實(shí)業(yè)有限公司專業(yè)生產(chǎn):電源適配器、充電器、LED驅(qū)動電源、車載充電器、開關(guān)電源等....